Meta开发双屏智能眼镜,消息地图尽在眼前
阅读全文

锤刻创思寰宇网
PCI-SIG宣布其PCI Express 8.0标准已达到0.3版本里程碑。新发布的技术规范草案确认,PCIe 8.0将提供256 GT/s原始比特率,通过x16配置可实现高达1.0 TB/s双向带宽。首份草案已完成,0.3版本已按PCI-SIG新闻稿声明向成员企业开放。
上月PCI-SIG发布的PCIe 8.0将接替PCIe 7.0,将带宽从128 GT/s翻倍至256 GT/s,成为首款总带宽达1 TB/s的PCIe标准。相较于主流主板采用的PCIe 5.0标准,其带宽提升达八倍。该标准主要面向人工智能、量子计算等颠覆性技术的高强度工作负载,而非主流消费级市场。
对主流应用而言,PCIe 4.0与PCIe 5.0已绰绰有余,即便最顶级显卡也未能完全释放PCIe 5.0接口潜力。由于硬件厂商对新一代PCIe标准兴趣有限,PCIe 6.0预计要到2030年后才会成为主流硬件标准。尽管企业级市场将很快普及PCIe 6.0,慧荣科技(Silicon Motion)近期已率先推出首款PCIe 6.0 SSD控制器。
PCI-SIG表示,今年初公布的PCIe 7.0将与定于2028年发布的PCIe 8.0保持技术延续性。PCIe 8.0关键特性包括继续采用PCIe 6.0/7.0使用的四电平脉冲幅度调制(PAM4)信号技术,旨在支撑人工智能、机器学习、高速网络、边缘计算及量子计算等新兴技术,满足高性能计算应用的增长需求。
与此同时,PCI-SIG正探索新型连接器技术与互连方案以适应超高传输速率。随着PCIe 8.0的公布,该组织再次延续了每三年将带宽翻倍的传统。
PCIe 8.0技术目标包括:
通过x16配置实现256.0 GT/s原始比特率与1.0 TB/s双向带宽
评估新型连接器技术
达成延迟与前向纠错目标
确保可靠性指标
保持对前代PCIe技术的向下兼容性
开发提升带宽的协议增强功能
持续优化能耗控制技术